<div dir="ltr">On Wed, Oct 30, 2013 at 10:37 AM, Eugen Leitl <span dir="ltr"><<a href="mailto:eugen@leitl.org" target="_blank">eugen@leitl.org</a>></span> wrote:<br><div class="gmail_extra"><div class="gmail_quote"><blockquote class="gmail_quote" style="margin:0 0 0 .8ex;border-left:1px #ccc solid;padding-left:1ex">
<br>The sheer density and power levels on a state-of-the-art chip have forced<br>
designers to compensate by adding error-correction circuitry, redundancy,<br>
read- and write-boosting circuitry for failing static RAM cells, circuits to<br>
track and adapt to performance variations, and complicated memory hierarchies<br>
to handle multicore architectures. The problem, Kahng says, is that “all of<br>
those extra circuits add area.” His group has been scouring company specs and<br>
deconstructing images of chips for years, and they’ve come to an unsettling<br>
conclusion: When you factor those circuits in, chips are no longer twice as<br>
dense from generation to generation. In fact, Kahng’s analysis suggests, the<br>
density improvement over the past three generations, from 2007 on, has been<br>
closer to 1.6 than 2. This smaller density benefit means costlier chips, and<br>
it also has an impact on performance because signals must be driven over<br>
longer distances. The shortfall is consistent enough, Kahng says, that it<br>
could be considered its own law.<br></blockquote><div><br></div><div>To me, this was the most concerning paragraph in this article. If you have to add more error correcting logic to make increasingly unreliable small components perform in a reliable fashion, then you aren't getting performance increases.</div>
<div> </div><blockquote class="gmail_quote" style="margin:0 0 0 .8ex;border-left:1px #ccc solid;padding-left:1ex">When will the scaling stop? Today’s patterning technology, which relies on<br>
193-nm laser light, is becoming an ever more costly challenge, and its<br>
natural successor, shorter-wavelength extreme ultraviolet lithography, has<br>
been long delayed.<br></blockquote><div><br></div><div>Sounds like an interesting direction to go.</div><div> </div><blockquote class="gmail_quote" style="margin:0 0 0 .8ex;border-left:1px #ccc solid;padding-left:1ex">Many people in the industry, who have watched showstopper after showstopper<br>

crop up only to be bypassed by a new development, are reluctant to put a hard<br>
date on Moore’s Law’s demise. “Every generation, there are people who will<br>
say we’re coming to the end of the shrink,” </blockquote><div><br></div><div>One named Eugen... :-)</div><div> </div><blockquote class="gmail_quote" style="margin:0 0 0 .8ex;border-left:1px #ccc solid;padding-left:1ex">says ASML’s Arnold, and in “every<br>

generation various improvements do come about. I haven’t seen the end of the<br>
road map.”<br></blockquote><div><br></div><div>And there you have it. Improvement, but perhaps not at the same breakneck pace. </div><div><br></div><div>I wonder if they will start building ICs on something like cardboard waferboard. That is, all crinkled up... That would be another way to get towards 2.5 D configurations, particularly if you put two sheets of them together face to face...</div>
<div><br></div><div>I'm not sure, but I am hopeful that we will see increased performance, combined with decreased pricing for many years to come. If not, it will signal the end of this particular brand of exponential improvement.</div>
<div><br></div><div>I was also concerned about marketing taking over naming conventions. Although, if you have more transistors per sq cm, is that not good enough? And are they getting that? The article didn't say.</div>
<div><br></div><div>-Kelly</div><div><br></div><div><br></div></div></div></div>